240 发简信
IP属地:山西
  • Resize,w 360,h 240
    测周法实现位同步时钟的提取

    1、M序列产生电路 M序列产生以移位寄存器为基础,每次输出移位寄存器的最后一位,并更新数值,从而形成伪随机序列。

  • Resize,w 360,h 240
    Altera——FIR IP核使用详情

    在许多数字系统中都使用信号滤波技术来消除噪声、频谱整形或信号检测与分析。FIR是最常用的一种滤波器,使用Altera IP核可以快速的生成符合设...

  • Resize,w 360,h 240
    Altera——NCO IP核详解

    数控振荡器(NCO)是Altera提供的可以方便的生成离散正弦(余弦)波形的IP核,在多个场景中有着重要的应用。但由于内部结构复杂,接口过多,数...

  • Resize,w 360,h 240
    【已解决】使用Quartus生成IP核时卡在top—level

    在使用IP核时若卡在了“Generating Megacore function top-level”这里,无法继续 不要关闭生成界面。打开资源...

  • 用VHDL编写简单的按键消抖程序

    一般按键延时在20ms左右,根据时钟频率决定你的计数范围。程序非常简单,但经常用到,对于FPGA初学者要好好学习这部分。

  • 用VHDL编写任意占空比方波信号输出

    一个比较实用的小程序,在很多地方可以用到,实测可用。

  • Resize,w 360,h 240
    基于FPGA的简易数字信号分析仪(眼图)的设计

    此题曾为全国大学生电子设计竞赛题目,我将其简化,省略了模拟电路部分,用FPGA简单实现眼图效果,重在学习m序列的产生和时钟恢复的VHDL代码实现...

  • Resize,w 360,h 240
    基于FPGA的等精度数字频率计设计

    从原理图我们可以看到,当en变化时,实际闸门信号finish(start)待检测到待测频率上升沿时才会变化,这就保证了在闸门信号内,我们测量的是...

  • 基于VHDL的输出长度可变的SPI通信模块

    在电子设计中,通常我们会遇到FPGA和MCU联合开发的问题,而SPI是一种用于二者通信的好方式。在本代码中,并行输入可变长度的数据,串行输出,实...

个人介绍
喜你为疾,药石无医